Главная » 2015»Март»10 » Интегральные микросхемы энергонезависимой памяти 28F008SA 28F008SA-L
17:46
Интегральные микросхемы энергонезависимой памяти 28F008SA 28F008SA-L
Интегральные микросхемы энергонезависимой памяти 28F008SA 28F008SA-L — Подробно описаны новейшие микросхемы РПЗУ с электрическим стиранием информации 28F008SA и 28F008SA-L фирмы Intel: КМОП технология, емкость 8 Мбит с организацией 1Мх8, время выборки 85нс, минимум 100000 циклов репрограммирования. В странах бывшего СССР микросхемы продаются через дистрибуторов фирмы Intel. Приводится полный список дистрибуторов.
Название: Интегральные микросхемы энергонезависимой памяти 28F008SA 28F008SA-L Автор: INTEL CORPORATION Издательство: МП "БИНОМ" и ТОО "КОНКОРД" Год: 1992 Страниц: 80 Формат: DJVU Размер: 2,12 МБ ISBN: 5-87737-003-0 Качество: Отличное Язык: Русский
Содержание:
1. Введение 1.1. Ячейка флэш-памяти 1.2. Запись байта 1.3. Стирание блока 1.4. Архитектура накопителя ИС 28F008SA 2. Интегральная микросхема 28F008SA 2.1. Краткая справка 2.2. Основные принципы функционирования 2.2.1. Командный интерфейс пользователя и автоматика записи 2.2.2. Защита данных 2.3. Работа шины 2.3.1. Чтение 2.3.2. Запрет выдачи 2.3.3. Режим хранения 2.3.4. Режим микропотребления 2.3.5. Интеллектуальный идентификатор 2.3.6. Запись 2.4. Описание команд 2.4.1. Команда Чтение массива 2.4.2. Команда Идентификатор 2.4.3. Команда Чтение регистра состояния 2.4.4. Команда Очистка регистра состояния 2.4.5. Команды Установка стирания/Подтверждение стирания 2.4.6. Команды Приостановить стирание/Возобновить стирание 2.4.7. Команды Установка записи байта/Запись 2.5. Гарантии многократной записи/стирания 2.6. Автоматическая запись байта 2.7. Автоматическое стирание блока 2.8. Рекомендации по применению 2.8.1. Управление по трем входам 2.8.2. Опрос RY/BY и Запись байта/Стирание блока 2.8.3. Развязка по питанию 2.8.4. Трассировка Vpp по печатной плате 2.8.5. Переключения Vcc> Vpp, PWD и Командный интерфейс пользователя/Регистр состояния 2.8.6. Защита при включении/выключении питания 2.8.7. Рассеиваемая мощность 3. Интегральная микросхема 28F008SA-L 3.1. Краткая справка 3.2. Гарантии многократной записи/стирания 3.3. Принципы функционирования. Работа шины. Описание команд. Автоматическая запись байта. Автоматическое стирание блока. Рекомендации по применению 4. Руководство по применению ИС 28F008SA 4.1. Введение 4.2. Аппаратный интерфейс 4.2.1. Vpp (напряжение Записи байта/Стирания блока) 4.2.2. Выход RY/5Y (Ready/Busy - Готов/Занят) 4.2.3. Вход PWD (Powerdown - уменьшение мощности) 4.2.4. Вход WE (Write Enable - Разрешение Записи) 4.2.5. Высокая плотность монтажа на печатной плате 4.2.6. Развязка по питанию 4.2.7. Методика проектирования для быстродействующих систем 4.2.8. Примеры шинных интерфейсов